

## CCF 251 – Introdução aos Sistemas Lógicos

Aula 08 - Máquinas de estado finito

Prof. José Augusto Nacif – jnacif@ufv.br



### Máquinas de estado finito

- Circuitos sequenciais
  - Elementos sequenciais primitivos
  - Lógica combinacional
- Modelos de representação de circuitos sequenciais
  - Máquinas de estado finito (Moore e Mealy)
- Revisão de circuitos sequenciais básicos
  - Registradores de deslocamento
  - Contadores
- Processo de desenvolvimento
  - Diagramas de estado
  - Tabela de transição de estados
  - Funções de próximo estado
- ▶²Linguagens de descrição de hardware



### Abstração de elementos de estado

- Divide o circuito em lógica combinacional e estados
- Identifica os laços de realimentação facilitando a quebra em ciclos
- Implementação dos elementos de armazenamento leva a várias formas de lógica sequencial





### Formas de lógica sequencial

- Lógica sequencial assíncrona
  - Mudanças de estado ocorrem quando as entradas de estado se alteram
- Lógica sequencial síncrona
  - Mudanças de estado ocorrem nas transições do clock dos elementos de armazenamento





# Representações de máquinas de estado finito

- Os estados são determinados pelos valores dos elementos de armazenamento
- As transições são mudanças de estado
- O clock define quando cada estado pode mudar utilizando os elementos de armazenamento
- Lógica sequencial
  - Sequencia de séries de estados
  - Baseados na sequencia de valores de entrada de sinais
  - Período de clock define elementos da sequencia





## Exemplos de máquinas de estado finito

- 5 estados
- 5 transições para o próprio estado
- 6 transições para outros estados
- 1 transição de reset de todos os estados para o estado S1





# Contadores são máquinas de estados finitos simples

#### Contadores

- Executam sequencia pré-definida de estados em após habilitação
- Vários tipos de contadores: binário, BCD, Código Gray
  - Contador de 3 bits up
    - ▶ 000, 001, 010, 011, 100, 101, 110, 111, 000, ...





# Exemplos de máquinas de estado finito

#### Registrador de deslocamento

- Valor de entrada apresentado nas transições
- Valor da saída é apresentado no nó de estado





# Como transformar um diagrama de estados em lógica?

#### Contador

- 3 flip-flops armazenam o estado
- Lógica para calcular o próximo estado
- Sinal de clock controla quando o flip-flop pode mudar
  - Deve esperar a lógica combinacional calcular o próximo estado
  - Não espera muito para degradar o desempenho





# Projeto de máquinas de estado finito

- Contadores são simples
  - Saída é o próprio estado
  - Escolha do próximo estado é baseada na entrada
- Diagrama de estados e tabela de transição de estados
  - Similar a uma tabela-verdade
- Codificação dos estados
  - Define forma de representar os estados
  - Para contadores é simples, o próprio valor
- Implementação
  - 1 flip-flop para cada bit de estado
  - Lógica combinacional baseada na codificação



# Projeto de máquinas de estado finito

- Transição do diagrama de estados para a tabela de transição de estados codificada
  - Similar a uma tabela-verdade
  - Codificação de estados
    - Para contadores é o próprio estados



| Estado atual |     | Próximo e | estado |
|--------------|-----|-----------|--------|
| 0            | 000 | 001       | 1      |
| 1            | 001 | 010       | 2      |
| 2            | 010 | 011       | 3      |
| 3            | 011 | 100       | 4      |
| 4            | 100 | 101       | 5      |
| 5            | 101 | 110       | 6      |
| 6            | 110 | 111       | 7      |
| 7            | 111 | 000       | 0      |



### Implementação

- Flip-flop D para cada bit de estado
- Lógica combinacional para codificação

| С | В | Α | C+ | B+ | <b>A</b> + |
|---|---|---|----|----|------------|
| 0 | 0 | 0 | 0  | 0  | 1          |
| 0 | 0 | 1 | 0  | 1  | 0          |
| 0 | 1 | 0 | 0  | 1  | 1          |
| 0 | 1 | 1 | 1  | 0  | 0          |
| 1 | 0 | 0 | 1  | 0  | 1          |
| 1 | 0 | 1 | 1  | 1  | 0          |
| 1 | 1 | 0 | 1  | 1  | 1          |
| 1 | 1 | 1 | 0  | 0  | 0          |

Notação de Verilog para representar a entrada de um Flip-Flop D



| B+ |   |   | -            | C3 |  |
|----|---|---|--------------|----|--|
|    | 0 | 1 | 1            | 0  |  |
| C1 | 1 | 0 | 0            | 1  |  |
|    |   |   | $\widehat{}$ |    |  |

| A+ |    | C3 |   |   |  |
|----|----|----|---|---|--|
|    | 1  | 1  | 1 | 1 |  |
| C1 | 0  | 0  | 0 | 0 |  |
|    | C2 |    |   |   |  |



## Implementação

### Circuito final





### Registrador de deslocamento

#### Entrada determina o próximo estado

| In                                        | C1 | C2 | <b>C</b> 3 | N1          | N2     | N3     |
|-------------------------------------------|----|----|------------|-------------|--------|--------|
| 0                                         | 0  | 0  | 0          | 0           | 0      | 0      |
| 0                                         | 0  | 0  | 1          | 0           | 0      | 0      |
| 0                                         | 0  | 1  | 0          | 0<br>0      | 0      | 1      |
| 0                                         | 0  | 1  | 1          | 0           | 0      | 1      |
| 0<br>0<br>0<br>0<br>0<br>0<br>1<br>1<br>1 | 1  | 0  | 0          | 0           | 1      | 0      |
| 0                                         | 1  | 0  | 1          | 0<br>0<br>0 | 1<br>1 | 0      |
| 0                                         | 1  | 1  | 0          | 0           | 1      | 1      |
| 0                                         | 1  | 1  | 1          | 0           | 1      | 1<br>1 |
| 1                                         | 0  | 0  | 0          | 1<br>1      | 0      | 0      |
| 1                                         | 0  | 0  | 1          | 1           | 0      | 0      |
| 1                                         | 0  | 1  | 0          | 1           | 0      | 1      |
| 1                                         | 0  | 1  | 1          | 1           | 0      | 1      |
| 1                                         | 1  | 0  | 0          | 1<br>1      | 1      | 0      |
| 1                                         | 1  | 0  | 1          | 1           | 1      | 0      |
| 1                                         | 1  | 1  | 0          | 1           | 1      | 1      |
| 1                                         | 1  | 1  | 1          | 1           | 1      | 1      |







### Exemplo mais complexo

- Contador mais complexo
  - Repete 5 estados em sequencia
  - Não é uma representação binária
- Passo 1: Derivar o diagrama de estados
  - Sequencia de contagem: 000, 010, 011, 101, 110
- Passo 2: Derivar a tabela de transição de estados a

partir do diagrama estados

| 000   | 110 |   |
|-------|-----|---|
| (010) | 101 | ) |
|       | 011 |   |

| Estado atual |   |   | Próx     | kimo ( | estado     |  |
|--------------|---|---|----------|--------|------------|--|
| C            | В | Α | C+       | B+     | <b>A</b> + |  |
| 0            | 0 | 0 | 0        | 1      | 0          |  |
| 0            | 0 | 1 | <b> </b> | _      | _          |  |
| 0            | 1 | 0 | 0        | 1      | 1          |  |
| 0            | 1 | 1 | 1        | 0      | 1          |  |
| 1            | 0 | 0 | _        | _      | _          |  |
| 1            | 0 | 1 | 1        | 1      | 0          |  |
| 1            | 1 | 0 | 0        | 0      | 0          |  |
| 1            | 1 | 1 | _        | _      | _          |  |
|              |   |   |          |        |            |  |

Observe que condições de don't care são causadas por códigos de estado não utilizados



### Exemplo mais complexo

Passo 3: mapas K para funções de próximo estado







$$C+ <= A$$

$$B+ <= B' + A'C'$$



## Exemplo mais complexo

#### Circuito final





#### Contadores auto iniciáveis

#### Inicialização

- Contador pode estar em um estado não usado ou inválido
- Projetista deve garantir que o contador entrará em um estado válido

#### Solução auto iniciável

 Contador deve prever transições de estados inválidos para estados válidos

Pode limitar a utilização de don't cares





### Contadores auto iniciáveis

 Refazendo a parte combinacional do contador utilizando a nova tabela verdade



| B+ |   | C |   |   |  |
|----|---|---|---|---|--|
|    | 1 | 1 | 0 | 1 |  |
| Α  | 1 | 0 | 0 | 1 |  |
| •  |   |   | 3 |   |  |



| Est<br>C                   | ado a<br>B                 | tual<br>A             | Próx<br>C+            | kimo (<br>B+     | estado<br>A+               |
|----------------------------|----------------------------|-----------------------|-----------------------|------------------|----------------------------|
| 0<br>0<br>0<br>0<br>1<br>1 | 0<br>0<br>1<br>1<br>0<br>0 | 0<br>1<br>0<br>1<br>0 | 0<br>1<br>0<br>1<br>0 | 1<br>1<br>0<br>1 | 0<br>0<br>1<br>1<br>0<br>0 |
| ī                          | ī                          | ĭ                     | Ĭ                     | Ŏ                | Ö                          |





#### Atividade

#### Contador crescente-decrescente de 2 bits

- Direção
  - D = 0
    - □ Contagem crescente
  - ▶ D = 1
    - □ Contagem decrescente
- Contagem
  - C = 0
    - □ Para contagem
  - $\rightarrow$  C = 1
    - □ Continua a contagem



#### Atividade

### Contador crescente-decrescente de 2

## bits

- Direção
  - D = 0
    - □ Contagem crescente
  - $\rightarrow$  D = 1
    - □ Contagem decrescente
- Contagem
  - C = 0
    - □ Para contagem
  - $\rightarrow$  C = 1
    - □ Continua a contagem

Diagrama de estados





bits

#### Atividade

### Contador crescente-decrescente de 2

- Direção
  - D = 0
    - □ Contagem crescente
  - $\rightarrow$  D = 1
    - □ Contagem decrescente
- Contagem
  - C = 0
    - □ Para contagem
  - $\rightarrow$  C = 1
    - □ Continua a contagem

 Tabela de transição de estados

| esi |                  | OS               |        |                            |    |    |
|-----|------------------|------------------|--------|----------------------------|----|----|
|     | S1               | SO<br>SO         | C      | D                          | N1 | N0 |
|     | 0                | 0                | 0      | 0                          | 0  | 0  |
|     | 0                | 0                | 0      | 1                          | 0  | 0  |
|     | 0                | 0                | 1      | 1<br>0                     | 0  | 1  |
|     | 0                | 0                | 1      | 1                          | 1  | 1  |
|     | 0                | 1                | 0      | 0                          | 0  | 1  |
|     | 0<br>0<br>0<br>0 | 1<br>1<br>1<br>1 | 0      | 1<br>0<br>1<br>0<br>1<br>0 | 0  | 1  |
|     | 0                | 1                | 0<br>1 | 0                          | 1  | 0  |
|     | 0                | 1                | 1      | 1                          | 0  | 0  |
|     | 1                | 0                | 0      | 0                          | 1  | 0  |
|     | 1                | 0 0 0            | 0      | 1                          | 1  | 0  |
|     | 1                | 0                | 1      | 0                          | 1  | 1  |
|     | 1                | 0                | 1      | 1                          | 0  | 1  |
|     | 1                | 1                | 0      | 1<br>0                     | 1  | 1  |
|     | 1                | 1                | 0      | 1                          | 1  | 1  |
|     | 1                | 1                | 1      | 0                          | 0  | 0  |
|     | 1                | 1                | 1      | 1                          | 1  | 0  |
|     | _                | _                | _      | _                          |    | -  |
|     |                  | •                |        |                            | -  |    |



#### Atividade

### Contador crescente-decrescente de 2

#### bits

Transição de estados

|                                                                | I al I                     | OIÇU                                                     | io at                                               | 7                                                    | laa                                                      |
|----------------------------------------------------------------|----------------------------|----------------------------------------------------------|-----------------------------------------------------|------------------------------------------------------|----------------------------------------------------------|
| S1                                                             | S0                         | Č                                                        | D                                                   | N1                                                   | NO                                                       |
| S1<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>1<br>1 |                            | 0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>1 | 0                                                   | N1<br>0<br>0<br>0<br>1<br>0<br>1<br>1<br>1<br>0<br>1 | 0                                                        |
| 0                                                              | 0                          | 0                                                        | 0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0 | 0                                                    | 0<br>0<br>1<br>1<br>1<br>0<br>0<br>0<br>1<br>1<br>1<br>1 |
| 0                                                              | 0                          | 1                                                        | 0                                                   | 0                                                    | 1                                                        |
| 0                                                              | 0<br>0<br>1<br>1<br>1      | 1                                                        | 1                                                   | 1                                                    | 1                                                        |
| 0                                                              | 1                          | 0                                                        | 0                                                   | 0                                                    | 1                                                        |
| 0                                                              | 1                          | 0                                                        | 1                                                   | 0                                                    | 1                                                        |
| 0                                                              | 1                          | 1                                                        | 0                                                   | 1                                                    | 0                                                        |
| 0                                                              | 1                          | 1                                                        | 1                                                   | 0                                                    | 0                                                        |
| 1                                                              | 0                          | 0                                                        | 0                                                   | 1                                                    | 0                                                        |
| 1                                                              | 0<br>0<br>0<br>1<br>1<br>1 | 0                                                        | 1                                                   | 1                                                    | 0                                                        |
| 1                                                              | 0                          | 1                                                        | 0                                                   | 1                                                    | 1                                                        |
| 1                                                              | 0                          | 1                                                        | 1                                                   | 0                                                    | 1                                                        |
| 1                                                              | 1                          | 0                                                        | 0                                                   | 1                                                    | 1                                                        |
| 1                                                              | 1                          | 0                                                        | 1                                                   | 1                                                    | 1                                                        |
| 1                                                              | 1                          | 1                                                        | 0                                                   | 0                                                    | 0                                                        |
| 1                                                              | 1                          | 1                                                        | 1                                                   | 1                                                    | 0                                                        |
|                                                                |                            |                                                          |                                                     | I                                                    |                                                          |

 Mapas de Karnaugh e equações booleanas simplificadas





$$N0 = CS0' + C'S0$$



#### Atividade

Contador crescente-decrescente de 2 bits



$$N1 = C'S1 + CDS0'S1' + CDS0S1 + CD'S0S1' + CD'S0'S1 = C'S1 + C(D'(S1  $\oplus$  S0) + D(S1  $\equiv$  S0))$$

$$N0 = CS0' + C'S0$$



## Modelo de contadores e registradores de deslocamento

- Valores armazenados representam o estado do circuito
- Lógica combinacional calcula
  - Próximo estado
    - Em função do estado atual das entradas
  - Saídas
    - Valores dos flip-flops





# Modelo genérico de máquinas de estado

- Valores armazenados representam o estado do circuito
- Lógica combinacional calcula
  - Próximo estado
    - Em função do estado atual das entradas
  - Saídas
    - Função do estado atual e das entradas (Máquinas de Mealy)
    - Função do estado atual apenas (Máquinas de Moore)

      Lógica das





# Modelo genérico de máquinas de estado

- Estados: S<sub>1</sub>, S<sub>2</sub>, ..., S<sub>k</sub>
- Entradas: I<sub>1</sub>, I<sub>2</sub>, ..., I<sub>m</sub>
- Saídas: O<sub>1</sub>, O<sub>2</sub>, ..., O<sub>n</sub>
- Funções de transição: F<sub>s</sub>(S<sub>i</sub>, I<sub>i</sub>)
- Função de saída: F<sub>o</sub>(S<sub>i</sub>) or F<sub>o</sub>(S<sub>i</sub>, I<sub>i</sub>)







## Conceito de máquina de estado

- Identifica número ímpar de 1's
  - Em caso positivo, saída=1



| Present State | Input | Next State | Output |
|---------------|-------|------------|--------|
| Even          | 0     | Even       | 0      |
| Even          | 1     | Odd        | 0      |
| Odd           | 0     | Odd        | 1      |
| Odd           | 1     | Even       | 1      |

| Present State | Input | Next State | Output |
|---------------|-------|------------|--------|
| 0             | 0     | 0          | 0      |
| 0             | 1     | 1          | 0      |
| 1             | 0     | 1          | 1      |
| 1             | 1     | 0          | 1      |



## Conceito de máquina de estado

Identificador de paridade ímpar

| Input | Next State                              | Output                                                                                                                   | D_Next State                                                                                                                                                                                                    |
|-------|-----------------------------------------|--------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0     | 0                                       | 0                                                                                                                        |                                                                                                                                                                                                                 |
| 1     | 1                                       | 0                                                                                                                        |                                                                                                                                                                                                                 |
| 0     | 1                                       | 1                                                                                                                        |                                                                                                                                                                                                                 |
| 1     | 0                                       | 1                                                                                                                        | lanı                                                                                                                                                                                                            |
|       | 1 0 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 | Input         Next         State           0         0           1         1           0         1           1         0 | Input         Next         State         Output           0         0         0           1         1         0           0         1         1           1         0         1           1         0         1 |





## Conceito de máquina de estado

Identificador de paridade ímpar





## Comparação entre máquinas Mealy e Moore

- Máquinas Mealy tendem a ter menos estados
  - Diferentes saídas em arcos (n²) ao invés de estados (n)
- Máquinas Moore são mais seguras por utilizar
  - Mudanças nas saídas um ciclo após uma borda
  - Em máquinas Mealy, a mudanças nas entradas por causar mudanças nas saídas tão logo o cálculo da lógica seja realizado
    - Pode causar problemas quando duas máquinas estão interconectadas
- Máquinas Mealy reagem mais rapidamente às entradas
  - Reagem no mesmo ciclo, pois não dependem de clock
    - Em máquinas Moore mais lógica pode ser necessária para decodificar os estados em saídas mais atrasos de



## Comparação entre máquinas Mealy e Moore

Moore



Mealy



Realimentação de estado

Mealy síncrona





# Especificação de saídas para uma máquina Moore

- Saída é unicamente uma função do estado
  - Especificação em diagrama de estados
  - Exemplo
    - Detector de sequencia 01 ou 10



|       |       | LStado | 1 1 OXIII 10 |       |
|-------|-------|--------|--------------|-------|
| reset | Entr. | Atual  | estado       | saída |
| 1     | _     | _      | Α            |       |
| 0     | 0     | Α      | В            | 0     |
| 0     | 1     | Α      | С            | 0     |
| 0     | 0     | В      | В            | 0     |
| 0     | 1     | В      | D            | 0     |
| 0     | 0     | С      | Е            | 0     |
| 0     | 1     | С      | С            | 0     |
| 0     | 0     | D      | Е            | 1     |
| 0     | 1     | D      | С            | 1     |
| 0     | 0     | Е      | В            | 1     |
| 0     | 1     | Е      | D            | 1     |
|       |       |        |              |       |

Estado Próximo



# Especificação de saídas para uma máquina Mealy

- Saída é uma função do estado e das entradas
  - Especificação em diagrama de estados
  - Exemplo
    - Detector de sequencia 01 ou 10



|   |       |       | Estado | Proximo |       |
|---|-------|-------|--------|---------|-------|
|   | reset | Entr. | atual  | estado  | saída |
| _ | 1     | _     | _      | Α       | 0     |
|   | 0     | 0     | Α      | В       | 0     |
|   | 0     | 1     | Α      | С       | 0     |
|   | 0     | 0     | В      | В       | 0     |
|   | 0     | 1     | В      | С       | 1     |
|   | 0     | 0     | С      | В       | 1     |
|   | 0     | 1     | С      | С       | 0     |
|   |       |       |        |         |       |

Duástina



## Máquina Mealy com registradores

- Máquina Mealy síncrona
  - Estados e saídas com registradores
  - Evita saídas com glitch
  - Fácil implementação em PLDs
- Máquina Moore sem decodificação de saída
  - Saídas computadas na transição do estado seguinte
  - Enxerga saídas como um vetor de estados expandido



Estado atual



# Exemplo: Máquina de vendas automática

- Libera o produto após a inserção de 15 centavos
- Moedas de 5 ou 10 centavos
- Sem troco





### Representação

Possíveis sequências de entrada válidas

- > 3 moedas de 5c
- ▶ 1 moeda de 5c e 1 moeda de 10c
- → 1 moeda de 10c e 1 moeda de 5c
- > 2 moedas de 10c
- Diagrama de estados
  - ► Entradas: 5c, 10c, reset
  - Saídas: Liberação do produto
- Definições
  - 5c e 10c são contabilizadas para um ciclo



Reset

 Cada estado tem um transição para ele mesmo, representando que não foi inserida nenhuma moeda (5c = 10c = 0)



- Minimizando o número de estados
  - Reaproveitamento de estados



| Estado<br>atual | Entradas<br>10c 5c            | Próximo<br>estado | Abre |
|-----------------|-------------------------------|-------------------|------|
| 0c              | 0 0                           | 0c                | 0    |
|                 | 0 1                           | 5c                | 0    |
|                 | 1 0                           | 10c               | 0    |
|                 | 1 1                           | _                 | _    |
| 5c              | 0 0                           | 5c                | 0    |
|                 | 0 1                           | 10c               | 0    |
|                 | 1 0                           | 15c               | 0    |
|                 | 1 1                           | _                 | _    |
| 10c             | 0 0                           | 10c               | 0    |
|                 | 0 1                           | 15c               | 0    |
|                 | $\overline{1}$ $\overline{0}$ | 15c               | 0    |
|                 | 1 1                           | _                 | _    |
| 15c             |                               | 15c               | 1    |
|                 |                               |                   | _    |
|                 |                               |                   |      |

Tabela de transição de estados



## Codificação do estados

| Estado atual<br>Q1 Q0         | Entr<br>10c |   |   | a. estado<br>D0 | Abre |
|-------------------------------|-------------|---|---|-----------------|------|
| $\frac{\sqrt{2}-\sqrt{2}}{0}$ | 0           | 0 | 0 | 0               | 0    |
|                               | 0           | 1 | 0 | 1               | 0    |
|                               | 1           | 0 | 1 | 0               | 0    |
|                               | 1           | 1 | _ | _               | _    |
| 0 1                           | 0           | 0 | 0 | 1               | 0    |
|                               | 0           | 1 | 1 | 0               | 0    |
|                               | 1           | 0 | 1 | 1               | 0    |
|                               | 1           | 1 | _ | _               |      |
| 1 0                           | 0           | 0 | 1 | 0               | 0    |
|                               | 0           | 1 | 1 | 1               | 0    |
|                               | 1           | 0 | 1 | 1               | 0    |
|                               | 1           | 1 | _ | _               | _    |
| 1 1                           | _           | _ | 1 | 1               | 1    |
|                               |             |   |   |                 |      |



## Exemplo: Máquina de Moore

### Mapeamento para lógica









$$D1 = Q1 + D + Q0 N$$

$$D0 = Q0' N + Q0 N' + Q1 N + Q1 D$$

$$OPEN = Q1 Q0$$



### Codificação one-hot

| Estado atual<br>Q3 Q2 Q1 Q0 | Entradas<br>D N | Próx. Estado<br>D3 D2 D1 D0 | Saída |
|-----------------------------|-----------------|-----------------------------|-------|
|                             | 0 0             | 0 0 0                       |       |
| 0 0 0 1                     | 0 0             | 0 0 0 1                     | 0     |
|                             | 0 1             | 0 0 1 0                     | 0     |
|                             | 1 0             | 0 1 0 0                     | 0     |
|                             | 1 1             |                             |       |
| 0 0 1 0                     | 0 0             | 0 0 1 0                     | 0     |
|                             | 0 1             | 0 1 0 0                     | 0     |
|                             | 1 0             | 1 0 0 0                     | 0     |
|                             | 1 1             |                             | -     |
| 0 1 0 0                     | 0 0             | 0 1 0 0                     | 0     |
|                             | 0 1             | 1 0 0 0                     | 0     |
|                             | 1 0             | 1 0 0 0                     | 0     |
|                             | 1 1             |                             |       |
| 1 0 0 0                     |                 | 1 0 0 0                     | 1     |
|                             |                 |                             |       |

$$D0 = Q0 D' N'$$

$$D1 = Q0 N + Q1 D' N'$$

$$D2 = Q0 D + Q1 N + Q2 D' N'$$

$$D3 = Q1 D + Q2 D + Q2 N + Q3$$

$$OPEN = Q3$$



# Diagramas de estado de Moore e de Mealy

- Máquina de Moore
  - Saídas associadas com estado



- Máquina de Mealy
  - Saídas asssociadas com transição





## Exemplo: Máquina de Mealy



Q0



## Exemplo: Máquina de Mealy

D0 = Q0'N + Q0N' + Q1N + Q1D

D1 = Q1 + D + Q0N

Saída = Q1Q0 + Q1N + Q1D + Q0D

Para garantir que saída é igual a 0 durante o reset, adicione uma porta AND





## Linguagens de Descrição de Hardware e Lógica Sequencial

### Flip-flops

- Representação dos clock temporização das mudanças de estado
- Assíncrono vs. síncrono

### Máquinas de estado finito

- Visão estrutural (FFs separados da lógica combinacional)
- Visão comportamental

### Caminhos de dados = Computação

- (ALUs, comparadores) + registradores
- Utilização de operadores aritméticos de lógicos
- Controle de elementos de armazenamento



# Exemplo: Identifica sequência com pelo menos 2 1's







# Exemplo: Identifica sequência com pelo menos 2 1's

### Código Verilog da máquina de Moore

```
Assinalamento
module reduce (clk, reset, in, out);
                                                    de estados
  input clk, reset, in;
  output out;
  parameter zero = 2'b00;
  parameter one1 = 2'b01;
  parameter two1s = 2'b10;
                                                             zero
                                                              [0]
  reg out;
  reg [2:1] state; // state variables
  reg [2:1] next state;
                                                             one1
  always @(posedge clk)
                                                              [0]
    if (reset) state = zero;
    else
               state = next state;
                                                            two1s
```



## Código Verilog da máquina de Moore

```
always @(in or state) ←
 case (state)
    zero:
  // last input was a zero
   begin
     if (in) next state = one1;
     else next state = zero;
   end
   one1:
  // we've seen one 1
   begin
     if (in) next state = two1s;
             next state = zero;
     else
   end
   two1s:
  // we've seen at least 2 ones
   begin
     if (in) next state = two1s;
     else next state = zero;
   end
  endcase
```

Todos os estados que são levados em consideração na determinação do estado devem ser incluídos

Observe que a saída depende apenas do estado

```
always @ (state)
  case (state)
  zero: out = 0;
  one1: out = 0;
  two1s: out = 1;
endcase
```

endmodule



## Código Verilog da máquina de Mealy

```
module reduce (clk, reset, in, out);
  input clk, reset, in;
  output out;
  reg out;
  reg state; // state variables
  reg next state;
  always @(posedge clk)
    if (reset) state = zero;
   else state = next state;
  always @(in or state)
    case (state)
                        // last input was a zero
      zero:
     begin
       out = 0;
       if (in) next state = one;
       else next state = zero;
     end
                        // we've seen one 1
     one:
     if (in) begin
        next state = one; out = 1;
     end else begin
        next state = zero; out = 0;
     end
   endcase
endmodule
```





## Máquina de Mealy síncrona

```
module reduce (clk, reset, in, out);
  input clk, reset, in;
 output out;
  req out;
  reg state; // state variables
  always @(posedge clk)
    if (reset) state = zero;
   else
    case (state)
      zero: // last input was a zero
     begin
       out = 0;
      if (in) state = one;
       else state = zero;
     end
     one: // we've seen one 1
     if (in) begin
        state = one; out = 1;
     end else begin
        state = zero; out = 0;
     end
   endcase
endmodule
```



#### Resumo

- Modelos de representação de circuitos sequenciais
  - Abstração de elementos sequenciais
  - Máquinas de estado finitos e seus diagramas de estados
  - Entradas/saídas
  - Máquinas de Mealy, Moore, Mealy síncrona
- Etapas de projeto de máquinas de estado finitos
  - Implementação do diagrama de estados
  - Implementação da tabela de transição de estados
  - Determinar funções de próximo estado e saída
  - Implementação da lógica combinacional
- Linguagens de descrição de hardware